Привет! Я Андрей Соколов, инженер-программист в группе разработки математических библиотек YADRO. Месяц назад моя коллега Валерия запустила цикл статей про матричные расширения, ускоряющие операции над матрицами. Вы уже смогли узнать, что они делают и какие существуют, какие из них разрабатываются для открытой архитектуры RISC-V.
Рубрика «Матричные расширения»
Математика матричных расширений: как происходит умножение матриц на примере T-Head Matrix Extension
2024-08-07 в 10:35, admin, рубрики: risc-v, t-head, математика, матричное умножение, матричные вычисления, Матричные расширенияЗаглянем в хрустальный шар: как продвигается разработка стандартных матричных расширений RISC-V
2024-07-16 в 12:33, admin, рубрики: risc-v, высокопроизводительные вычисления, матричные вычисления, Матричные расширения, разреженные матрицы, расширенияВ предыдущем тексте мы рассмотрели все существующие матричные расширения. Возникает вопрос: ждать ли в ближайшее время новых расширений для матричных операций? Ответ — да, они разрабатываются прямо сейчас для архитектуры RISC-V. Новость может вызвать удивление, ведь в обзоре уже есть целых два матричных расширения RISC-V. Но оба эти расширения — кастомные, и, конечно же, в консорциуме RISC-V International задумались о разработке стандартного решения.
Панорама матричных расширений: от x86 до RISC-V
2024-07-09 в 14:17, admin, рубрики: cpu, HPC, ISA, matrix, risc-v, матрицы, Матричные расширения, операцииМатричное расширение (instruction set architecture) — это часть архитектуры компьютера, которая определяется программируемой частью ядра микропроцессора.</p>" data-abbr="ISA">ISA CPU… Что это и что оно делает? Уже из названия понятно, что это расширение позволяет ускорять операции над матрицами на CPU. Но задумывались ли вы когда-нибудь, какие они бывают, когда появились, кто и как их создает?