Проектирование электронных устройств с применением быстрых модулей оперативной памяти DDR SDRAM требует особого внимания к проблеме целостности сигнала. В статье рассказывается о современном инструменте моделирования для решения такого рода задач.
Читать полностью »
Рубрика «HyperLynx»
DDR SDRAM – особенности проектирования и обеспечения целостности сигнала
2018-10-05 в 13:58, admin, рубрики: CAD/CAM, DDR, HyperLynx, mentor graphics, Signal integrity, simulation, Анализ и проектирование систем, Блог компании Нанософт, Производство и разработка электроники, целостность сигналаПолезные советы по использованию HyperLynx DDR Wizard для анализа QDR4
2018-09-19 в 8:00, admin, рубрики: CAD/CAM, HyperLynx, mentor graphics, PADS, Блог компании НанософтВведение
Quad Data Rate (QDR-IV) является стандартом высокопроизводительной памяти для сетевых применений и идеально подходит для нового поколения сетевых устройств, коммуникационного оборудования и вычислительных систем.
QDR-IV SRAM-память имеет встроенный блок обнаружения и коррекции ошибок (ECC), обеспечивающий целостность данных. Этот блок способен обработать все одноразрядные ошибки памяти, в том числе вызванные космическими лучами и альфа-частицами. В результате модули памяти будут иметь коэффициент ошибок программ (SER) не более 0,01 сбоев/МБ. QDR-IV снабжена функцией программируемой чётности адреса, которая обеспечивает целостность данных на адресной шине (рис. 1).
Отличительные особенности QDR SRAM-памяти:
- встроенный модуль коррекции ошибок, обеспечивает целостность данных и исключает программные ошибки
- модули доступны в двух версиях: QDR-IV HP (скорость передачи данных 1334 Мтранз/с) и QDR-IV XP (скорость передачи данных 2132 Мтранз/с);
- два независимых двунаправленных порта данных памяти DDR1;
- функция инверсии шины для снижения шумов при одновременном подключении линий ввода и вывода;
- встроенная схема согласования (ODT), снижает сложность плат;
- тренинг на перекос для улучшения временных характеристик захвата сигнала;
- уровень сигналов ввода-вывода: от 1,2 В до 1,25 В (высокоскоростная приёмопередающая логика (HSTL)/терминированная логика (SSTL)), от 1,1 В до 1,2 В (POD2);
- 361-выводной корпус FCBGA3;
- разрядность шины: x18, x36 бит.